DCDC输出使用共模电感滤波的问题

2019-07-16 13:07发布

为了滤除DCDC输出高达200mv的纹波,在DCDC的输出级加入了共模电感滤波,具体的使用方法是共模电感的一段接DCDC输出的3.8V,一端接地(PGND),输出端的3.8V给后级的LDO转为3.3V,地变为中间LDO部分的地,LDO输出的3.3V再经过一个共模电感一端接3.3V,一端接LDO部分的地;输出的3.3V和一个模拟地,供给射频部分。结果是DCDC输出的3.8V经过第一级共模电感后纹波变为了100mv,由于纹波分量集中在高频部分,LDO输出3.3V纹波基本上还是100MV左右没有变化,经过最后一级共模电感后3.3V纹波进一步减小为60mv左右。
      问题在于不知道共模电感这样使用对不对,一段接电源,一端接地,地的分割以共模电感的前后两个地为分割是不是有问题?是不是相当于在地上加了一个电感,如果后级电路中的高频噪声经过地线会不会在共模电感处被抑制不能很好的回流到电源地中,会不会反射回去?大家看看是不是有这样的问题
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
16条回答
wang21cj
1楼-- · 2019-07-17 21:16
只要有通路,就会流过,DC/DC已经隔离了,不会引入到前端
比吥匕卟
2楼-- · 2019-07-17 21:20
我们做DC/DC一般都控制在Ripple 3%,noise 5%,
储蓄叛逆
3楼-- · 2019-07-18 02:14
 精彩回答 2  元偷偷看……
safaafd
4楼-- · 2019-07-18 02:32

DCDC输出一般怎么处理?
我不成熟的想法就是使用共模电感去除共模噪声,再使用电感电容组一个π来去除差模,差模主要是DCDC的开关噪声
比吥匕卟
5楼-- · 2019-07-18 06:24
减少DC/DC的输入和输出电流环,这个可以参考IC的layout guide
fdhsfagd
6楼-- · 2019-07-18 11:49
在输出加些滤波和嵌压

一周热门 更多>